Nios V Procesor Intel FPGA IP Software

Shënime të lëshimit të procesorit Nios® V Intel® FPGA IP
Numri i versionit IP të Intel® FPGA (XYZ) mund të ndryshojë me çdo version të softuerit Intel Quartus® Prime. Një ndryshim në:
- X tregon një rishikim të madh të IP-së. Nëse përditësoni softuerin Intel Quartus Prime, duhet të rigjeneroni IP-në.
- Y tregon se IP përfshin veçori të reja. Rigjeneroni IP-në tuaj për të përfshirë këto veçori të reja.
- Z tregon se IP përfshin ndryshime të vogla. Rigjeneroni IP-në tuaj për të përfshirë këto ndryshime.
Informacione të Përafërta
- Manuali i referencës së procesorit Nios V
Ofron informacion rreth standardeve të performancës së procesorit Nios V, arkitekturës së procesorit, modelit të programimit dhe zbatimit bazë (Udhëzuesi i përdoruesit Intel Quartus Prime Pro Edition).
- Nios II dhe shënimet e lëshimit të IP të integruar
- Manuali i dizajnit të procesorit të integruar Nios V
Përshkruan mënyrën më efektive të përdorimit të mjeteve, rekomandon stile projektimi dhe praktika për zhvillimin, korrigjimin dhe optimizimin e sistemeve të integruara duke përdorur procesorin Nios® V dhe mjetet e ofruara nga Intel (Udhëzuesi i përdoruesit Intel Quartus Prime Pro Edition). - Manuali i Zhvilluesit të Softuerit Nios® V Processor
Përshkruan mjedisin e zhvillimit të softuerit të procesorit Nios® V, mjetet që janë në dispozicion dhe procesin e ndërtimit të softuerit për të ekzekutuar në procesorin Nios® V (Udhëzuesi i përdoruesit Intel Quartus Prime Pro Edition).
Shënime të publikimit të procesorit Nios® V/m Intel FPGA IP (Intel Quartus Prime Pro Edition)
Procesori Nios® V/m Intel FPGA IP v22.3.0
Tabela 1. v22.3.0 2022.09.26
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 22.3 | • Logjika e përmirësuar e marrjes paraprake. Përditësuan numrat e mëposhtëm të performancës dhe standardeve:
- FMAX - Zona - Dhriston - CoreMark • Hiqni parametrat e exclusiveOffset dhe ExceptionAgent nga _hw.tcl. Shënim: Ndikoi vetëm gjenerimin e BSP. Asnjë ndikim në RTL ose qark. • Ndryshuar rivendosjen e korrigjimit: — U shtua porti ndm_reset_in — Riemërtohet dbg_reset në dbg_reset_out. |
– |
Procesori Nios® V/m Intel FPGA IP v21.3.0
Tabela 2.v21.3.0 2022.06.21
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 22.2 | • U shtua një ndërfaqe e kërkesës për rivendosje
• U hoqën sinjalet e papërdorura që shkaktuan një ndërfaqe mbyllëse • Rregulloi problemin e rivendosjes së korrigjimit: — Përditësoi drejtimin e ndmreset për të parandaluar rivendosjen e modulit të korrigjimit. |
– |
Procesori Nios® V/m Intel FPGA IP v21.2.0
Tabela 3. v21.2.0 2022.04.04
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 22.1 | • U shtua dizajn i ri p.shamples në redaktuesin e parametrave bazë IP të procesorit Nios® V/m Processor Intel FPGA:
— uC/TCP-IP IPerf Shemample Dizajni — Serveri i thjeshtë i prizës uC/TCP-IP P.shample Dizajni |
– |
| • Rregullimi i defekteve:
— U adresuan çështje që shkaktojnë aksese jo të besueshme në CSR-të MARCHID, MIMPID dhe MVENDORID. — Aktivizoi aftësinë e rivendosjes nga moduli i korrigjimit për të lejuar rivendosjen e bërthamës përmes një korrigjuesi. — Mbështetja e aktivizuar për shkas. Bërthama e procesorit Nios V mbështet 1 shkas. — U adresuan paralajmërimet e raportuara të sintezës dhe problemet me garzë. — U adresua një problem nga ROM-i i korrigjimit që shkaktoi një korrupsion në vektorin e kthimit. — Rregulloi një problem që pengoi aksesin në GPR 31 nga moduli i korrigjimit. |
– |
Procesori Nios V/m Intel FPGA IP v21.1.1
Tabela 4. v21.1.1 2021.12.13
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 21.4 | • Rregullimi i defekteve:
— Regjistrat e aktivizimit janë të aksesueshëm, por shkaktarët nuk janë mbështetur, është rregulluar. |
Përjashtimi i udhëzimeve të paligjshme kërkohet kur qaseni në regjistrat e aktivizimit. |
| • U shtua Dizajni i ri Example në redaktuesin e parametrave bazë të Nios V/m Processor Intel FPGA IP.
- Ngarkuesi GSFI Shemample Dizajni — SDM Bootloader Shembullample Dizajni |
– |
Procesori Nios V/m Intel FPGA IP v21.1.0
Tabela 5.v21.1.0 2021.10.04
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 21.3 | Publikimi fillestar | – |
Shënime të lëshimit të procesorit Nios V/m Intel FPGA IP (Intel Quartus Prime Standard Edition)
Procesori Nios V/m Intel FPGA IP v1.0.0
Tabela 6. v1.0.0 2022.10.31
| Versioni i Intel Quartus Prime | Përshkrimi | Ndikimi |
| 22.1 | Lëshimi fillestar. | – |
Arkivat
Intel Quartus Prime Pro Edition
Manuali i referencës së Nios V Processor Arkivat
Për versionet më të fundit dhe të mëparshme të këtij udhëzuesi të përdorimit, referojuni Manualit të Referencës së Procesorit Nios® V. Nëse një version IP ose softueri nuk është i listuar, zbatohet udhëzuesi i përdoruesit për IP-në e mëparshme ose versionin e softuerit.
Versionet IP janë të njëjta me versionet e softuerit Intel Quartus Prime Design Suite deri në v19.1. Nga versioni 19.2 i softuerit Intel Quartus Prime Design Suite ose më i ri, bërthamat IP kanë një skemë të re versioni IP.
Arkivat e manualit të dizajnit të procesorit të integruar të Nios V
Për versionet më të fundit dhe të mëparshme të këtij udhëzuesi të përdorimit, referojuni Manualit të Dizajnit të Procesorit të Embedded Nios® V. Nëse një version IP ose softueri nuk është i listuar, zbatohet udhëzuesi i përdoruesit për IP-në e mëparshme ose versionin e softuerit.
Versionet IP janë të njëjta me versionet e softuerit Intel Quartus Prime Design Suite deri në v19.1. Nga versioni 19.2 i softuerit Intel Quartus Prime Design Suite ose më i ri, bërthamat IP kanë një skemë të re versioni IP.
Doracaku i Zhvilluesit të Softuerit Nios V Processor Arkivat
Për versionet më të fundit dhe të mëparshme të këtij udhëzuesi përdorimi, referojuni Manualit të Zhvilluesit të Softuerit të Procesorit Nios® V. Nëse një version IP ose softueri nuk është i listuar, zbatohet udhëzuesi i përdoruesit për IP-në e mëparshme ose versionin e softuerit.
Versionet IP janë të njëjta me versionet e softuerit Intel Quartus Prime Design Suite deri në v19.1. Nga versioni 19.2 i softuerit Intel Quartus Prime Design Suite ose më i ri, bërthamat IP kanë një skemë të re versioni IP.
Intel Quartus Prime Standard Edition
Referojuni udhëzuesve të mëposhtëm të përdoruesit për informacion në lidhje me procesorin Nios V për Intel Quartus Prime Standard Edition.
Informacione të Përafërta
- Manuali i dizajnit të procesorit të integruar Nios® V Përshkruan mënyrën më efektive të përdorimit të mjeteve, rekomandon stilet e projektimit dhe praktikat për zhvillimin, korrigjimin dhe optimizimin e sistemeve të integruara duke përdorur procesorin Nios® V dhe mjetet e ofruara nga Intel (Udhëzuesi i përdoruesit Intel Quartus Prime Standard Edition ).
Manuali i referencës së procesorit Nios® V
- Ofron informacion në lidhje me standardet e performancës së procesorit Nios V, arkitekturën e procesorit, modelin e programimit dhe zbatimin bazë (Udhëzuesi i përdoruesit të Intel Quartus Prime Standard Edition).
Manuali i Zhvilluesit të Softuerit Nios® V Processor
- Përshkruan mjedisin e zhvillimit të softuerit të procesorit Nios® V, mjetet që janë të disponueshme dhe procesin e ndërtimit të softuerit për të ekzekutuar në procesorin Nios® V (Udhëzuesi i përdoruesit Intel Quartus Prime Standard Edition).
Shënime të lëshimit të procesorit Nios® V Intel® FPGA IP 8
Dokumentet / Burimet
![]() |
Intel Nios V Procesor Intel FPGA IP Software [pdfUdhëzuesi i përdoruesit Nios V Procesor Intel FPGA IP Software, Processor Intel FPGA IP Software, FPGA IP Software, IP Software, Software |
![]() |
Intel Nios V Procesor Intel FPGA IP [pdfUdhëzuesi i përdoruesit Nios V Procesor Intel FPGA IP, procesor Intel FPGA IP, Intel FPGA IP, FPGA IP, IP |






