Lista kontrolluese e dizajnit të harduerit MICROCHIP LAN8814

HYRJE
Ky dokument ofron një listë kontrolli të dizajnit të harduerit për familjen e produkteve Microchip LAN8814. Ai synon të ndihmojë klientët të arrijnë suksesin e dizajnit të kalimit të parë. Këto artikuj të listës së kontrollit duhet të ndiqen kur përdorni LAN8814 në një dizajn të ri. Një përmbledhje e këtyre artikujve është dhënë në seksionin 11.0, "Përmbledhja e listës së kontrollit të harduerit". Informacione të hollësishme mbi këto tema mund të gjenden në seksionet përkatëse:
- Seksioni 2.0, "Konsiderata të Përgjithshme"
- Seksioni 3.0, "Fuqia"
- Seksioni 4.0, "Ndërfaqja mediatike e çiftit të përdredhur"
- Seksioni 5.0, "Ndërfaqja MAC QSGMII/Q-USGMII"
- Seksioni 6.0, "Orat e pajisjes"
- Seksioni 7.0, "Dalja e orës së rikuperuar nga media"
- Seksioni 8.0, "Mbështetje 1588"
- Seksioni 9.0, "Ndërfaqja dixhitale dhe I/O"
- Seksioni 10.0, "Të ndryshme"
KONSIDERATA TË PËRGJITHSHME
Referencat e nevojshme
Zbatuesi LAN8814 duhet të ketë në dorë dokumentet e mëposhtme:
- Transmetuesi Ethernet Gigabit LAN8814 me 4 porte me QSGMII/Q-USGMII, IEEE 1588, SyncE dhe Fleta e të Dhënave Mbështetëse TSN
- Dokumentet LAN8814 EVB, duke përfshirë skemat, PCB file, BOM, etj në www.microcip.com.
Kontrollo pin
Kontrolloni pikën e pjesës kundrejt fletës së të dhënave. Sigurohuni që të gjitha kunjat përputhen me fletën e të dhënave dhe janë konfiguruar si hyrje, dalje ose dy drejtime për kontrollimin e gabimeve.
Tokë
- Një referencë e vetme e tokës si tokëzim sistemi përdoret për të gjitha kunjat e tokës. Përdorni një plan tokësor të vazhdueshëm për të siguruar një shteg tokësor me rezistencë të ulët dhe një referencë të vazhdueshme toke për të gjitha sinjalet.
- Një tokëzim shasie është e nevojshme midis magnetikës dhe lidhësit RJ45 në anën e linjës për EMI dhe ESD më të mirë.
PUSHTETI
Tabela 3-1 tregon kunjat e furnizimit me energji elektrike për LAN8814.
| Emri | Pin | Përshkrimi | Komentet |
| +2.5/3.3 V
Furnizimi me energji analoge I/O |
VDDAH 4
VDDAH_P[3:0] 113, 100, 24, 11 VDDAH_SERDES 49, 51 VDDAH_PLL_PTP 65 VDDAH_ABPVT 66 |
Furnizimi me energji I/O analoge +2.5/3.3V | Fuqia |
| +2.5/3.3 V
Furnizimi me energji analoge |
VDD33REF 3 | Furnizimi me energji analoge +2.5/3.3V | Fuqia |
| Furnizimi me energji analoge +1.1 V | VDDAL_ADC_A_P[3:0] 109, 96, 20, 7 VDDAL_ADC_B_P[3:0] 110, 97, 21, 8 VDDAL_ADC_C_P[3:0] 116, 103, 27, 14D AL_3, 0 V. 117 , 104
VDDAL_PLL 1 VDDAL_SERDES 43 VDDTXL_SERDES 46 VDDAL_CK125 41, 121 |
Furnizimi me energji analoge +1.1V | Fuqia |
| +3.3/2.5/1.8V
Hyrja e ndryshueshme e furnizimit me energji I/O |
VDDIO 53, 59, 64, 71, 76, 87,
93 VDDIO_1 34 |
Hyrja e furnizimit me energji dixhitale të ndryshueshme +3.3/2.5/1.8V | Fuqia |
| +1.1V Dixhitale
Hyrja kryesore e furnizimit me energji elektrike |
VDDCORE 39, 54, 63, 81,
124 |
Hyrja e furnizimit me energji bërthamore dixhitale +1.1 V | Fuqia |
| Tokë me vozis | P_VSS | Bazë të përbashkët. Ky vozis i ekspozuar duhet të lidhet me rrafshin e tokës me një varg via. | GND |
| Tokë | VSS_CK125 40, 120 | Tokë | GND |
Kërkesat aktuale
- Sigurohuni që vëlltagRregullatorët dhe shpërndarja e energjisë janë projektuar për të mbështetur në mënyrë adekuate kërkesat aktuale të specifikuara për secilën shirit të energjisë në seksionin e konsumit të energjisë në fletën e të dhënave të pajisjes. (Shihni fletën e të dhënave LAN8814 për konfigurimet e ndryshme të sistemit.)
- Seksioni i Karakteristikave Operacionale të Fletës së të Dhënave LAN8814 përmban detajet e konsumit të energjisë së pajisjes siç matet gjatë mënyrave të ndryshme të funksionimit në vëllime të ndryshme funksionimitages. Shpërndarja e energjisë ndikohet nga temperatura, vëllimi i furnizimittage, dhe kërkesat e burimit/lavamanit të jashtëm.
- Të gjitha matjet në rastin më të keq u morën në +6% furnizim me energji elektrike dhe +125°C temperaturën e rastit. Referojuni tabelës 6-4, tabelës 6-5 dhe tabelës 6-6 në fletën e të dhënave LAN8814.
- Të dhënat e konsumit të energjisë ndahen në Tabelën 6-1, Tabelën 6-2 dhe Tabelën 6-3 në Fletën e të Dhënave LAN8814 për funksionimin tipik dhe Tabela 6-4, Tabela 6-5 dhe Tabela 6-6 në Fletën e të Dhënave LAN8814 për funksionimin në rastin më të keq (të renditur si VDDCore, VDDAL_x dhe VDDIO_x).
- Operacioni me katër porta:
- Konsumi i energjisë me katër porte (1.17 V, 3.5 V dhe 3.5 V)
- Konsumi i energjisë me katër porte (1.17 V, 2.65 V dhe 2.65 V)
- Konsumi i energjisë me katër porte (1.17 V, 2.65 V dhe 1.91 V)
Avionët e furnizimit me energji elektrike
LAN8814 integron një kontrollues opsional LDO për t'u përdorur me një MOSFET të jashtëm të kanalit P kur gjeneron furnizimin 1.1V nga një burim ekzistues 2.5V ose 3.3V. Përdorimi i kontrolluesit LDO dhe MOSFET nuk kërkohet. Mund të përdoret në mënyrë alternative një furnizim i jashtëm 1.1 V.
PËRZGJEDHJA E MOSFETIT
- Kërkesat ose konsideratat më të rëndësishme minimale të dizajnit dhe paraqitjes së PCB-ve për zgjedhjen e MOSFET janë:
- Kanali P
- Rryma e vazhdueshme 500 mA
- Burimi 3.3V ose 2.5V – voltage
- 1.1V kullimi – voltage
- VGS për MOSFET duhet të funksionojë në rajonin e ngopur me rrymë konstante dhe jo drejt volumit të praguttage për rajonin e ndërprerjes së MOSFET, VGS(th).
- Për funksionimin e duhur LDO kërkohet një kondensator elektrolitik 220 µF midis 1.1 V dhe tokëzimit.
LDO AKTIVIZOJ
Kontrolluesi LDO është aktivizuar si parazgjedhje. Mund të çaktivizohet në mënyrë alternative nëpërmjet cilësimeve të regjistrit të brendshëm. Një burim i jashtëm 1.1 V është i nevojshëm nëse LDO është i çaktivizuar.
Lidhja e qarkut të energjisë dhe filtrimi i planit analog të energjisë
- Referojuni figurës 3-1, e cila tregon lidhjet e fuqisë dhe tokës për LAN8814.
- Linja e fuqisë 1.1 V nuk është opsionale. Sidoqoftë, përdoruesi ka mundësinë të zgjedhë shina rryme 2.5V ose 3.3V. Furnizimet analoge të filtruara 1.1V dhe 2.5V ose 3.3V nuk duhet të lidhen me asnjë furnizim tjetër dixhital në nivel paketimi ose PCB.
- Konsideratat më të rëndësishme të dizajnit dhe paraqitjes së PCB-ve janë si më poshtë:
- Sigurohuni që rrafshi i kthimit të jetë ngjitur me rrafshin e fuqisë (pa një shtresë sinjali në mes).
- Sigurohuni që të përdoret një plan i vetëm për voltage referencë me ndarje për vëllime individualetage binarët brenda atij avioni. Përpiquni të maksimizoni sipërfaqen e secilës ndarje të fuqisë në planin e fuqisë bazuar në koordinatat përkatëse për çdo hekurudhë për të maksimizuar bashkimin midis çdo vëllimitaghekurudhor dhe avioni i kthimit.
- Minimizoni rënien e rezistencës ndërsa largoni në mënyrë efikase nxehtësinë nga pajisja duke përdorur veshje bakri 1 oz.
- PCB-të me katër shtresa me vetëm një plan fuqie të caktuar duhet t'u përmbahen teknikave të duhura të projektimit për të parandaluar ngjarje të rastësishme të sistemit, të tilla si gabimet CRC. Çdo furnizim me energji elektrike kërkon rënien më të ulët të rezistencës të mundshme për të fuqizuar kunjat e pajisjes me shkëputje lokale të pozicionuar saktë.
- Rruazat e ferritit duhet të përdoren mbi një filtër induktor të serisë kurdo që është e mundur, veçanërisht për pajisjet me densitet të lartë ose me fuqi të lartë.
- Një rruazë ferriti duhet të përdoret për të izoluar çdo furnizim analog nga pjesa tjetër e tabelës. Rruaza duhet të vendoset në seri midis kondensatorëve të shkëputjes së madhe dhe kondensatorëve lokalë të shkëputjes.
- Për shkak se të gjitha modelet e PCB-ve japin sjellje unike të lidhjes së zhurmës, jo të gjitha rruazat e ferritit ose kondensatorët e shkëputjes mund të nevojiten për çdo dizajn. Rekomandohet që projektuesit e sistemit të ofrojnë një opsion për të zëvendësuar rruazat e ferritit me rezistorë 0Ω pasi të ketë përfunduar një vlerësim i plotë i performancës së sistemit.
LIDHJET E FURNIZIMIT TË ENERGJISË DHE FILTRIMI LOKALE

Kondensatorë për shkëputje të madhe
- Kondensatorët e shkëputjes me shumicë mund të vendosen në çdo pozicion të përshtatshëm në tabelë. Kondensatorët lokalë të shkëputjes duhet të jenë X5R ose X7R qeramikë dhe të vendosen sa më afër që të jetë e mundur me çdo kunj të rrymës LAN8814.
- Sigurohuni që kondensatorët me shumicë (4.7 µF deri në 22 µF) të jenë të inkorporuar në secilën shirit të energjisë të furnizimit me energji elektrike.
NDËRFAQJA E MEDIASËVE TË PRIVAT E PËRDHËDRUARA
Lidhja e ndërfaqes 10/100/1000 Mbps
LAN8814 ka katër porte GPHY nga PHY 0 në PHY 3 për Portin 1, Portin 2, Portin 3 dhe Portin 4. Numrat e detajuar të pineve nga sekuenca PHY 0 në PHY 3 dhe përshkrimet si më poshtë:
- TX_RXP_A_[0:3] (kunjat 5, 18, 94, 107): Këto kunja janë lidhja pozitive e transmetimit/marrjes (+) nga çifti A i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXN_A_[0:3] (kunjat 6, 19, 95, 108): Këto kunja janë lidhja negative e transmetimit/marrjes (–) nga çifti A i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXP_B_[0:3] (kunjat 9, 22, 98, 111): Këto kunja janë lidhja pozitive e transmetimit/marrjes (+) nga çifti B i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXN_B_[0:3] (kunjat 10, 23, 99, 112): Këto kunja janë lidhja negative e transmetimit/marrjes (–) nga çifti B i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXP_C_[0:3] (kunjat 12, 25, 101, 114): Këto kunja janë lidhja pozitive e transmetimit/marrjes (+) nga çifti C i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXN_C_[0:3] (kunjat 13, 26, 102, 115): Këto kunja janë lidhja negative e transmetimit/marrjes (–) nga çifti C i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXP_D_[0:3] (kunjat 16, 29, 105, 118): Këto kunja janë lidhja pozitive e transmetimit/marrjes (+) nga çifti D i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
- TX_RXN_D_[0:3] (kunjat 17, 30, 106, 119): Këto kunja janë lidhja pozitive e transmetimit/marrjes (+) nga çifti D i PHY 0 të brendshëm në PHY 3. Këto kunja lidhen me magnetikën 10/100/1000. Nuk nevojitet asnjë terminator i jashtëm dhe paragjykim.
Lidhja Magnetike dhe Lidhja RJ45
- Lidhja me trokitje e mesme në anën LAN8814 për kanalin Çift A lidh vetëm një kondensator 0.1 µF me GND. Nuk nevojitet asnjë paragjykim.
- Lidhja e rubinetit qendror në anën LAN8814 për kanalin Pair B lidh vetëm një kondensator 0.1 µF me GND. Nuk ka nevojë për paragjykim.
- Lidhja me trokitje e mesme në anën LAN8814 për kanalin Çift C lidh vetëm një kondensator 0.1 µF me GND. Nuk nevojitet asnjë paragjykim.
- Lidhja me trokitje e mesme në anën LAN8814 për kanalin Pair D lidh vetëm një kondensator 0.1 µF me GND. Nuk nevojitet asnjë paragjykim.
- Çezmat qendrore të magnetikës së të katër çifteve rekomandohen të izolohen me kondensatorë të veçantë 0.1 µF në tokë. Arsyeja është vëlltage mund të jetë e ndryshme midis çifteve, veçanërisht për funksionimin 10/100. (Çiftet A dhe B janë aktive, ndërsa çiftet C dhe D janë joaktive.) Megjithatë, për magnetikën e integruar të lidhësit me trokitje në qendër, një skript i zgjidhjes për të adresuar këtë kufizim analog të pjesës së përparme është i disponueshëm në programin kompjuterik. Shih LAN8814 Errata.
- Lidhja qendrore e rubinetit për çdo çift (A, B, C dhe D) në anën e kabllit (ana RJ45) duhet të përfundojë me një rezistencë 75Ω përmes një kondensatori të përbashkët 1000 pF, 2 kV në tokën e shasisë.
- Kërkohet vetëm një kondensator 1000 pF, 2 kV në tokëzimin e shasisë për çdo PHY. Ai ndahet nga çezmat qendrore të çiftit A, çiftit B, çiftit C dhe çiftit D.
- Kërkohet vetëm një kondensator 1000 pF, 2 kV ose një rruazë ferriti për t'u lidhur midis tokës së shasisë dhe tokës së sistemit. Ndahet nga PHY 0, PHY 1, PHY 2 dhe PHY 3 për Portin 1, Portin 2, Portin 3 dhe Portin 4.
- Mburoja RJ45 duhet të lidhet me tokën e shasisë. Këtu përfshihen lidhësit RJ45 me ose pa magnetikë të integruar. Shih seksionin 4.3, “Konsideratat e paraqitjes së PCB-së” për udhëzim se si duhet të krijohet toka e shasisë nga toka e sistemit.
Konsideratat e paraqitjes së PCB-ve
- Të gjitha çiftet diferenciale të gjurmëve të ndërfaqes MDI duhet të kenë një rezistencë karakteristike prej 100Ω ndaj planit GND. Kjo është një kërkesë strikte për të minimizuar humbjen e kthimit. Kjo kërkesë vendoset mbi projektuesin e PCB-së dhe shtëpinë FAB.
- Çdo palë MDI duhet të vendoset sa më afër që të jetë e mundur paralelisht për të minimizuar EMI dhe ndërthurje. Çdo port i çifteve A, B, C dhe D duhet të përputhet në gjatësi për të parandaluar mospërputhjen e vonesës që do të shkaktonte zhurmë të modalitetit të zakonshëm.
- Në mënyrë ideale, nuk duhet të ketë kryqëzim ose via në shtigjet e sinjalit.
- Përfshini një kondensator 1000 pF, 2 kV ose një rruazë ferriti për t'u lidhur midis tokës së shasisë dhe tokës së sistemit. Kjo lejon njëfarë fleksibiliteti në testimin EMI për opsione të ndryshme tokëzimi nëse lënia e gjurmës së hapur i mban dy bazat të ndara. Për performancën më të mirë, shkurtoni bazat së bashku me një rruazë ferriti ose një kondensator. Përdoruesit duhet të vendosin kondensatorin ose rruazën e ferritit larg pajisjes LAN8814 ose pajisjeve të tjera të ndjeshme në vendosjen e paraqitjes së PCB-së për ESD më të mirë.
Ndërfaqja e medias Ethernet
Figura 4-1 ilustron lidhjet e ndërfaqes së medias Ethernet të pajisjes. Vini re se pajisja mbështet magnetikë të integruar të lidhësit me trokitje të qendrës së varur.
LIDHJET E NDËRFEJES SË MEDIAVE ETHERNET

NDËRFAQJA MAC QSGMII/Q-USGMII
- Pajisja LAN8814 mbështet ndërfaqen MAC QSGMII/Q-USGMII për të përcjellë katër porte të të dhënave të rrjetit dhe shpejtësi portash 10/100/1000 Mbps.
- Numrat e detajuar të pineve dhe përshkrimet e kunjave të ndërfaqes QSGMII MAC përshkruhen në nën-seksionet e mëposhtme. Figura 5-1 tregon lidhjet e ndërfaqes MAC të pajisjes QSGMII/Q-USGMII.
Kunjat dhe lidhja QSGMII/Q-USGMII
LAN8814 mbështet ndërfaqen MAC QSGMII/Q-USGMII për të përcjellë katër porte GPHY nga PHY 0 në PHY 3. Numrat dhe përshkrimet e detajuara të pineve në ndërfaqen MAC QSGMII janë si më poshtë:
- QSGMII_TXP (pin 47): Ky pin është lidhja e sinjalit pozitiv të transmetimit (+) për një çift diferencial për Daljen Pozitive të Transmetuesit QSGMII/Q-USGMII.
- QSGMII_TXN (pin 45): Ky pin është lidhja e sinjalit negativ të transmetimit (–) për një çift diferencial për daljen negative të transmetuesit QSGMII/Q-USGMII.
- QSGMII_RXP (pin 42): Ky pin është lidhja e sinjalit pozitiv (+) për një çift diferencial për hyrjen pozitive të transmetuesit QSGMII/Q-USGMII.
- QSGMII_RXN (pin 44): Ky pin është lidhja e sinjalit negativ (–) për një çift diferencial për hyrjen negative të transmetuesit QSGMII/Q-USGMII.
- REF_PAD_CLK_P (pin 50): Kjo është lidhja pozitive (+) e sinjalit të çiftit diferencial për hyrjen pozitive të orës së referencës së jashtme QSGMII/Q-USGMII.
- REF_PAD_CLK_M (pin 48): Kjo është lidhja negative (–) e sinjalit të çiftit diferencial për hyrjen negative të orës së referencës së jashtme QSGMII/Q-USGMII.
QSGMII MAC
Pajisja LAN8814 mbështet një MAC QSGMII për të përcjellë katër porte të të dhënave të rrjetit dhe shpejtësinë e portit nga 10/100/ 1000 Mbps. Nëse QSGMII MAC me të cilin LAN8814 po lidh për të mbështetur këtë funksionalitet, e konfiguron pajisjen për modalitetin QSGMII MAC, vendosni regjistrin 19G, bitet 15:14 = 01. Për më tepër, vendosni regjistrin 18G sipas dëshirës.
LIDHJET E NDËRFEJES SË MAC QSGMII

Rregullat e projektimit QSGMII MAC
- Përdorni bashkimin AC me kondensatorë 0.1 µF për aplikime nga çip në çip. Vendosni kondensatorët në skajin marrës të sinjaleve.
- Gjurmët duhet të drejtohen si linja transmetimi me impedancë të kontrolluar 50Ω (diferenciale 100Ω) (microstrip ose strip-line).
- Gjurmët duhet të jenë me gjatësi të barabartë (brenda 10 mils) në çdo çift diferencial për të minimizuar animin.
- Gjurmët duhet të vendosen ngjitur me një plan të vetëm tokësor për të përshtatur rezistencën dhe për të minimizuar zhurmën.
- Hapësira e barabartë me pesëfishin e hendekut të rrafshit të tokës rekomandohet midis binarëve ngjitur për të reduktuar ndërlidhjen midis çifteve diferenciale. Kërkohet një hapësirë minimale prej trefishi i hendekut të rrafshit të tokës.
- Gjurmët duhet të shmangin vizat dhe ndryshimet e shtresave. Nëse ndryshimet e shtresës nuk mund të shmangen, vizat e shtypjes së modalitetit duhet të përfshihen pranë kanaleve të sinjalit për të zvogëluar fuqinë e çdo fushe false rrezatuese.
- Vizat mbrojtëse duhet të vendosen jo më shumë se një e katërta e gjatësisë së valës nga njëra-tjetra rreth gjurmëve të çiftit diferencial.
ORËT E PAJISJES
Ora e referencës
Ora e referencës së pajisjes mbështet sinjalet e orës 25 MHz dhe 125 MHz. Ora e hyrjes diferenciale 1588 mbështet frekuencat prej 10 MHz, 25 MHz dhe 125 MHz. Të dy orët e referencës mund të jenë ose diferenciale ose me një fund. Nëse janë diferenciale, ato duhet të jenë të lidhura në mënyrë kapaciteti dhe të përputhen me LVDS.
Ora e sistemit dhe lidhjet sinkrone të Ethernetit
Ora e referencës së sistemit LAN8814 mbështet një ndërfaqe të hyrjes së orës së referencës së kristalit/të sistemit me detajet e mëposhtme të pinit:
- XI (pin 128): Hyrja e kristalit/Hyrja e orës referuese të sistemit. Kur përdorni një kristal 25 MHz, kjo hyrje lidhet me një prizë të kristalit. Referojuni REF_CLK_SEL[1:0] për informacion shtesë. Kur përdorni një orë referimi të sistemit 25 MHz, kjo është hyrja nga oshilatori i jashtëm 25 MHz.
- XO (pin 127): Prodhimi i kristalit. Kur përdorni një kristal 25 MHz, kjo dalje lidhet me një prizë të kristalit. Referojuni REF_CLK_SEL[1:0] për informacion shtesë. Kur përdorni një burim të orës referuese të sistemit 25 MHz, ky pin nuk është i lidhur.
- CK125_REF_INP (pin 123): Hyrja e orës së referencës së sistemit është pozitive. Ky pin është lidhja pozitive (+) e sinjalit të një çifti diferencial. Kur përdorni një burim të orës referencë të sistemit 125 MHz, ky është i lidhur me oshilatorin e jashtëm 125 MHz. Referojuni REF_CLK_SEL[1:0] për informacion shtesë.
- CK125_REF_INM (pin 122): Hyrja e orës së referencës së sistemit është negative. Ky pin është lidhja e sinjalit negativ (–) të një çifti diferencial. Kur përdorni një burim të orës referencë të sistemit 125 MHz, ky është i lidhur me oshilatorin e jashtëm 125 MHz. Referojuni REF_CLK_SEL[1:0] për informacion shtesë.
- CK25OUT (pin 126): Dalja e orës së sistemit. Kopje e buferuar e orës së brendshme të referencës 25 MHz. Kjo orë dalëse mundësohet nga VDDAH.
Kur përdoren orët e referencës, sigurohuni që:
- Kërkesat e nervozizmit në fletën e të dhënave LAN8814 janë plotësuar.
- Gjurmët drejtohen si linja transmetimi me impedancë të kontrolluar 50Ω (diferenciale 100Ω) (mikrostrip ose vija shirit).
- Përdoret bashkimi AC me kondensatorë 0.1 µF. Kondensatorët vendosen më mirë pranë kunjave të hyrjes së orës referuese.
- Për disa drejtues të orës, rezistorët e përfundimit vendosen në anën e drejtuesit të orës. Rezistencat e përfundimit zakonisht nuk nevojiten në anën LAN8814 të kondensatorëve.
- Të gjitha orët e referencës duhet të jenë pa defekte ose duhet të jenë pa goditje.
- Orët referencë të papërdorura mund të lihen në lëvizje (Pa lidhje).
Hyrja REFCLK me një fund
Për të përdorur një orë referimi me një fund, kërkohet një rezistencë e jashtme (Rs). Qëllimi i Rs është të kufizojë kullimin në daljen e oshilatorit. Konfigurimet për një REFCLK me një skaj i referohen VDDAH në përputhje me diagramin për lidhjet e energjisë në Figurën 3-1. Karakteristikat elektrike jo të ndryshueshme të Bufferit të hyrjes së tipit ICLK I/O DC janë të specifikuara në tabelën 6-1 dhe diagrami i hyrjes REFCLK me një fund është paraqitur në figurën 6-1.
TABELA 6-1: KARAKTERISTIKAT ELEKTRIKE ELEKTRIKE DC JO TË NDRYSHUESHME I/OJ DC BUFERI I LLOJIT ICLK
| ICLK Lloji Input Buffer | Simboli | Minimumi | Maksimumi | Njësia | Shënim |
| Niveli i ulët i hyrjes | VIL | — | 0.5 | V | Shënimi 1 |
| Niveli i lartë i hyrjes | VIH | 2.0 | — | V | |
| Rrjedhje e hyrjes | IIH | –10 | 10 | μA |
Shënim 1: XI mund të drejtohet opsionalisht nga një oshilator i orës me një fund 25 MHz për të cilin zbatohen këto specifikime.
HYRJA REFCLK ME TË GJITHSHME

Hyrja diferenciale REFCLK
Lidhja AC kërkohet kur përdorni një REFCLK diferencial. Orët diferenciale duhet të jenë të lidhura në mënyrë kondenciale dhe të pajtueshme me LVDS. Figura 6-2 tregon konfigurimin.
LIFE AC PËR REFCLK HYRJE DIFERENCIALE

DALJA E ORËS SË RIKURUAR E MEDIAVE
Për aplikacionet Sinkrone Ethernet, LAN8814 përfshin dy kunja të daljes së orës së rikuperuar dhe dy kunja hyrëse të orës së rikuperuar.
- RCVRD_CLK_OUT1 (pin 79): Dalja 1 e orës së rikuperuar (GPIO_9/TCK). Dalja e orës së rikuperuar 2.5 MHz, 25 MHz ose 125 MHz. Ky pin mund të konfigurohet që gjithmonë të nxjerrë 2.5 MHz pavarësisht nga shpejtësia PHY.
- RCVRD_CLK_OUT2 (pin 80): Dalja 2 e orës së rikuperuar (GPIO_10/TMS). Dalja e orës së rikuperuar 2.5 MHz, 25 MHz ose 125 MHz. Ky pin mund të konfigurohet që gjithmonë të nxjerrë 2.5 MHz pavarësisht nga shpejtësia PHY.
- RCVRD_CLK_IN1 (pin 77): Hyrja e rikuperuar e orës 1 (GPIO_7/TDI). Hyrja e orës së rikuperuar 2.5 MHz, 25 MHz ose 125 MHz.
- RCVRD_CLK_IN2 (pin 78): Hyrja e rikuperuar e orës 2 (GPIO_8/TDO). Hyrja e orës së rikuperuar 2.5 MHz, 25 MHz ose 125 MHz.
Referojuni figurës 7-1 për diagramin funksional të funksionimit të daljes RCVRD_CLK_OUT, i cili tregon opsionet e disponueshme të orës së rikuperuar.
DALIMET E ORËS TË RIKUARRUARA TË SINIKURIMIT

Referojuni Figurës 7-2 dhe Figurës 7-3 kur përdorni aplikacione Sinkrone Ethernet.
KONFIGURIMI I ORËS TIPIKE SINKRONE ETHERNET

ZINXHIRË E ORËS SINKRON ME ETHERNET E RIKUAR

1588 MBUPSHTETJE
Lidhjet e pinit IEEE 1588
LAN8814 mbështet IEEE-1588 Timestampfunksionalitetin. Ky funksionalitet është i pranishëm dhe zbatohet vetëm për pajisjen. IEEE-1588 Timestampfunksionaliteti nuk është i disponueshëm ose i zbatueshëm për LAN8804. Ndërfaqja e harduerit me IEEE-1588 TimestampBlloku ing është paraqitur në tabelën 8-1.
IEEE-1588 TIMESTAMP NDTERRMJET HARDWARE
| GPIO | Gjilpere# | Funksioni Alternativ | Përshkrimi |
| GPIO0 | 68 | 1588_EVENT_A | 1588 LTC Ngjarja A |
| GPIO1 | 69 | 1588_EVENT_B | 1588 LTC Ngjarja B |
| GPIO2 | 70 | 1588_REF_CLK | 1588 Hyrja e orës së referencës |
| GPIO3 | 72 | 1588_LD_ADJ | 1588 Ngarko/Rregullo hyrjen |
| GPIO4 | 73 | 1588_STI_CS_N | 1588 Serial Timestamp Zgjidhja e çipit të ndërfaqes |
| GPIO5 | 74 | 1588_STI_CLK | 1588 Serial Timestamp Dalja e orës së ndërfaqes |
| GPIO6 | 75 | 1588_STI_DO | 1588 Serial Timestamp Dalja e të dhënave të ndërfaqes |
- 1588_LD_ADJ (pin 72): 1588 Ngarko/Rregullo pinin e hyrjes. Kjo hyrje kontrollon ngarkimin dhe rregullimin e 1588 LTC. Ky pin është i ndarë me funksione të tjera.
- 1588_REF_CLK (pin 70): 1588 Hyrja e orës së referencës. Frekuenca: 10, 25 ose 125 MHz. Kjo hyrje mbështet opsionalisht formatin ePPS, ku PPS kombinohet me orën. Ky pin është i ndarë me funksione të tjera.
- 1588_STI_CLK (pin 74): 1588 Serial Timestamp Dalja e orës së ndërfaqes. Ky pin është i ndarë me funksione të tjera.
- 1588_STI_CS_N (pin 73): 1588 Serial Timestamp Zgjidhja e çipit të ndërfaqes. Ky pin është i ndarë me funksione të tjera.
- 1588_STI_DO (pin 75): 1588 Serial Timestamp Dalja e të dhënave të ndërfaqes. Ky pin është i ndarë me funksione të tjera.
- 1588_EVENT_A (pin 68): 1588 LTC Ngjarja A. Kur pohohet, ky pin sinjalizon se 1588 LTC Ngjarja A ka ndodhur. Ky pin mund të konfigurohet gjithashtu për të ofruar një sinjal daljeje PPS. Ky pin është i ndarë me funksione të tjera.
- 1588_EVENT_B (pin 69): 1588 LTC Ngjarja B. Kur pohohet, ky pin sinjalizon se 1588 LTC Ngjarja B ka ndodhur. Ky pin mund të konfigurohet gjithashtu për të ofruar një sinjal daljeje PPS. Ky pin është i ndarë me funksione të tjera.
- Konfigurimi i parazgjedhur i pinit 1588_REF_CLK e vendos pajisjen të përdorë një orë të brendshme për numëruesin e kohës lokale (LTC). Referojuni EP4, Reg 514, bit 12:10 që kontrollojnë burimin e orës së referencës. Vlera e paracaktuar e EP4.514 bit 12:10 është 000 (ora 125 MHz nga PLL e brendshme e Sistemit). Për të aktivizuar një burim të orës së jashtme, Reg EP4.514, bitet 12:10 duhet të ndryshohen dhe të vendosen në 010 = External 1588_REF_CLK (mund të jetë 10 MHz, 25 MHz ose 125 MHz).
- Njehsuesi i orës lokale mban orën lokale për pajisjen dhe ora monitorohet dhe sinkronizohet me një referencë të jashtme nga CPU. Ora e burimit për numëruesin zgjidhet nga jashtë të jetë 10 MHz, 25 MHz dhe 125 MHz. Ora mund të jetë gjithashtu një orë me linjë ose kunjat e dedikuara 1588_REF_CLK. Ky burim i orës është zgjedhur në regjistër. EP4.514, bitet 12:10 kanë opsionet e mëposhtme për Burimin e orës së referencës [12:10]:
- 000 = Ora 125 MHz nga sistemi i brendshëm PLL
- 001 = 125 MHz QSGMII ora e rikuperuar
- 010 = E jashtme 1588_REF_CLK (mund të jetë 10 MHz, 25 MHz ose 125 MHz)
- 011 = REZERVUAR
- 100 = Ora e rikuperuar nga Porta 0 Rx (mund të jetë 25 MHz ose 125 MHz)
- 101 = Ora e rikuperuar nga Porta 1 Rx (mund të jetë 25 MHz ose 125 MHz)
- 110 = Ora e rikuperuar nga Porta 2 Rx (mund të jetë 25 MHz ose 125 MHz)
- 111 = Ora e rikuperuar nga Porta 3 Rx (mund të jetë 25 MHz ose 125 MHz)
- Ju lutemi kini parasysh se kur lidhja bie gjatë përdorimit të opsioneve të orës së rikuperuar, do të rezultojë në NO 1588 Ref Clock që shkakton sjellje të padëshiruar.
1588 Serial Timestamp Ndërfaqja
- Formati i Serial Timest i vitit 1588amp Ndërfaqja është e detajuar në Seksionin 6.6.13, “1588 Serial Timestamp Formati dhe Koha e Ndërfaqes (STI)” të fletës së të dhënave LAN8814.
- Serial Timest i vitit 1588amp Ndërfaqja është e konfigurueshme si më poshtë:
- Frekuenca e pinit 1588_STI_CLK është e konfigurueshme midis 13.89 MHz dhe 62.5 MHz, bazuar në ndarjen e orës së sistemit 125 MHz me vlerat e numrit të plotë ndërmjet [2, 8]. Ky është konfiguruar në Regjistrin EP4.768. Është gjithashtu i konfigurueshëm në daljen e orës 1588_STI_DO bazuar në skajet në rritje ose në rënie.
- Numri i periudhave 1588_STI_CLK (1588_STI_CS_N të pakësuara) ndërmjet periudhës kohore të njëpasnjëshmeamp daljet.
- Numri i 1588_STI_CLK-ve ndërmjet pohimit 1588_STI_CS_N dhe bitit të parë të vlefshëm prej 1588_STI_DO.
- Kur vendosni Aktivizo/Çaktivizon IST-në 1588, kohëzgjatjen e daljesamps dhe nënshkrimet ose mund të lexohen nga programi kompjuterik nga regjistrat e brendshëm (1588 STI Disabled), ose të shtyhen jashtë çipit nëpërmjet 1588 STI (1588 STI Enabled).
- Formati ePPS është i detajuar në seksionin 6.6.10, “1588_REF_CLK Reference Clock Timeing” të Fletës së të Dhënave LAN8814.
- Për të përdorur kunjat e jashtme të ndërfaqes 1588, ato duhet të aktivizohen si GPIO dhe funksione alternative të GPIO. Lloji i tamponit GPIO dhe Drejtimi GPIO gjithashtu duhet të vendosen siç duhet.
- Referojuni tabelës 8-2 dhe figurës 8-1 për kunjat shtesë dhe përdorimin e kohës serike 1588amp ndërfaqe.
KOHA SERIALEAMP KINJAT E NDËRFEJES
| Emri i pinit | Pin Numri | Lloji | Përshkrimi |
| GPIO5/1588_STI_CLK | 74 | I/O, PU | 1588 Ora SPI |
| GPIO4/1588_STI_CS | 73 | I/O, PU | 1588 Zgjedhja e çipit SPI |
| GPIO6/1588_STI_DO | 75 | I/O, PU | 1588 Dalja e të dhënave SPI |
1588 ORA DIFERENCIALE DHE KONFIGURIMI I SPI 1588

NDËRFAQJA DIGJITALE DHE I/O
Ndërfaqja MIIM (MDIO).
- Pajisja LAN8814 mbështet ndërfaqen e menaxhimit IEEE 802.3 MII, e njohur gjithashtu si ndërfaqja e menaxhimit të të dhënave hyrëse/dalëse (MDIO). Kjo ndërfaqe lejon pajisjet e shtresës së sipërme të monitorojnë dhe kontrollojnë gjendjen e pajisjes. Një pajisje e jashtme me aftësi MIIM përdoret për të lexuar statusin PHY dhe/ose konfiguruar cilësimet PHY. Më shumë detaje rreth ndërfaqes MIIM mund të gjenden në klauzolën 22.2.4 të Specifikimit IEEE 802.3[1].
- Ndërfaqja MIIM përbëhet nga sa vijon:
- Një lidhje fizike që përfshin linjën e orës (MDC) dhe linjën e të dhënave (MDIO).
- Një protokoll specifik që funksionon përgjatë lidhjes fizike që lejon një kontrollues të jashtëm të komunikojë me një ose më shumë pajisje. Çdo pajisjeje i caktohet një adresë unike PHY midis 0h dhe 1Fh nga kunjat e rripit PHYAD[4:0].
- ALLPHYAD: (pin 68): GPIO0/1588_EVENT_A/ALLPHYAD – Rripi i konfigurimit ALLPHYAD vendos parazgjedhjen e bitit All-PHYAD Enable në regjistrin e Common Control, i cili mundëson (tërhequr-poshtë) ose çaktivizon (tërheq) aftësinë e PHY për t'iu përgjigjur gjithashtu PHY Adresës 0 si adresa e caktuar PHY.
- PHYAD0: (pin 84): GPIO12/PORT0LED2/PHYAD0/PORT0_LED2_POL
- PHYAD1: (pin 85): GPIO13/PORT3LED1/PHYAD1/PORT3_LED1_POL
- PHYAD2: (pin 86): GPIO14/PORT3LED2/PHYAD2/PORT3_LED2_POL
- PHYAD3: (pin 88): GPIO15/SOF0/PHYAD3
- PHYAD4: (pin 89): GPIO16/SOF2/PHYAD4
- Hyrja e rripit ALLPHYAD është e përmbysur në krahasim me vlerën e bitit të Regjistrit.
- Një hapësirë adresash prej 32 regjistrash për qasje të drejtpërdrejtë në regjistrat e përcaktuar nga IEEE dhe regjistrat specifikë të shitësve, dhe për aksesin e tërthortë në adresat dhe regjistrat MMD.
- TË GJITHA ADRESA FIZIKE. Në mënyrë tipike, PHY-të Ethernet aksesohen në adresat PHY të vendosura nga kunjat e rripit PHYAD[4:0]. Adresa PHY 0h mbështetet opsionalisht si adresa e transmetimit PHY, e cila lejon një komandë të vetme shkrimi për të programuar njëkohësisht një regjistër identik PHY për dy ose më shumë pajisje PHY (p.sh.ample, duke përdorur Adresën PHY 0h për të vendosur regjistrin e Kontrollit Bazë në një vlerë prej 0x1940 për të vendosur bitin[11] në një vlerë prej një për të mundësuar fikjen e softuerit).
- Adresa PHY 0 aktivizohet (përveç adresës PHY të vendosur nga kunjat lidhëse PHYAD[4:0]) kur biti All-PHYAD Enable në regjistrin e Common Control është vendosur në '1'. Rripi i konfigurimit ALLPHYAD mund të përdoret gjithashtu për të vendosur parazgjedhjen e bitit All-PHYAD Enable.
- Modaliteti MDIO Output Pin Drive kontrollohet nga dy bit të përcaktuar në EP4.5 dhe Reg17:
- biti MDIO Buffer Type në regjistrin e kontrollit të daljes (EP4.5 – biti 15 për portën 0)
- test_a1_a2_en_bit (Reg17 – biti 9 për çdo port të PHY)
- Kur vendoset në '0', dalja MDIO është e hapur. Kur vendoset në '1', dalja MDIO është shtytje-tërheqëse. Për të konfiguruar daljen MDIO për shtytje-tërheqje, shkruani një vlerë prej 0x8000 në Portin 0 për të regjistruar EP4.5 (vendos bitin 15). Për çdo port, shkruani një vlerë prej 0x02f4 në Register 17, i cili vendos bitin 9 në të gjitha portet.
Shënim: Pini MDIO mund të lidhet vetëm me objektiva të tjerë të klauzolës 22 MIIM. Lidhja e çdo objektivi të klauzolës 45, si p.sh. një PHY 10G, do të shkaktojë sjellje të padëshirueshme.
Kunjat GPIO
- I/O me qëllim të përgjithshëm (GPIO) përbëhet nga 24 kunja hyrëse/dalëse të programueshme që ndahen me kunjat e tjera.
- Këto kunja janë të konfigurueshme individualisht nëpërmjet regjistrave GPIO.
- Duhet treguar shumë kujdes për kunjat hyrëse të rripit që mund të përdoren për hyrjet për qëllime të përgjithshme. Inputet me qëllim të përgjithshëm duhet të kushtëzohen ose çaktivizohen ndryshe në mënyrë që të mos nxisin vlera të gabuara të hyrjes së rripit gjatë kohës së ngarkimit të rripit.
- Shumë GPIO kanë aftësinë për t'u përdorur si një funksion alternativ. Pasi aktivizohet si një GPIO, funksioni alternativ zgjidhet nga bitet në Regjistrat e përzgjedhjes së funksionit alternativ GPIO. Lloji alternativ i tamponit të funksionit zgjidhet ende nëpërmjet regjistrave GPIO Buffer Type. Nëse funksioni alternativ është Porta LED dhe Lloji i tamponit GPIO është me kullim të hapur, buferi i daljes do të zgjedhë automatikisht midis burimit të hapur dhe kullimit të hapur bazuar në polaritetin e zbatueshëm LED. Kunjat e hyrjes së funksioneve alternative mund të lexohen nga softueri nëpërmjet regjistrit të të dhënave GPIO dhe mund të gjenerojnë ndërprerje GPIO. Tabela 9-1 tregon hartën e funksionit alternativ.
FUNKSIONALITET ALTERNAT I GPIO
| GPIO | Gjilpere# | Funksioni Alternativ | Rrip i konfigurimit | gjendja |
| GPIO0 | 68 | 1588_EVENT_A | ALLPHYAD | Shihni Shënimi 2. |
| GPIO1 | 69 | 1588_EVENT_B | MODE_SEL0 | — |
| GPIO2 | 70 | 1588_REF_CLK | — | — |
| GPIO3 | 72 | 1588_LD_ADJ | MODE_SEL1 | — |
| GPIO4 | 73 | 1588_STI_CS_N | MODE_SEL2 | — |
| GPIO5 | 74 | 1588_STI_CLK | MODE_SEL3 | — |
| GPIO6 | 75 | 1588_STI_DO | MODE_SEL4 | — |
| GPIO7 | 77 | RCVRD_CLK_IN1 | (TDI) | — |
| GPIO8 | 78 | RCVRD_CLK_IN2 | (TDO) | — |
| GPIO9 | 79 | RCVRD_CLK_OUT1 | (TMS) | — |
| GPIO10 | 80 | RCVRD_CLK_OUT2 | (TCK) | — |
| GPIO11 | 83 | PORT0LED1 | LED_MODE/PORT0_LED1_POL | Shihni Shënimi 1. |
| GPIO12 | 84 | PORT0LED2 | PHYAD0/PORT0_LED2_POL | Shihni Shënimi 1. |
| GPIO13 | 85 | PORT3LED1 | PHYAD1/PORT3_LED1_POL | Shihni Shënimi 1. |
| GPIO14 | 86 | PORT3LED2 | PHYAD2/PORT3_LED2_POL | Shihni Shënimi 1. |
| GPIO15 | 88 | SOF0 | PHYAD3 | — |
| GPIO16 | 89 | SOF2 | PHYAD4 | — |
| GPIO17 | 57 | PORT1LED1 | PORT1_LED1_POL | Shihni Shënimi 1. |
| GPIO18 | 58 | PORT1LED2 | PORT1_LED2_POL | Shihni Shënimi 1. |
| GPIO19 | 60 | PORT2LED1 | PORT2_LED1_POL | Shihni Shënimi 1. |
| GPIO20 | 61 | PORT2LED2 | PORT2_LED2_POL | Shihni Shënimi 1. |
| GPIO21 | 62 | SOF1 | — | — |
| GPIO22 | 67 | — | — | — |
| GPIO23 | 90 | SOF3 | — | — |
Shënim
- Për të mundësuar funksionimin e LED-it ose me tërheqje ose me tërheqje, Polariteti LED merr vlerën e përmbysur të rripit të konfigurimit. Sa më poshtë duhet të merren parasysh kur përdorni GPIO:
- Konfigurimi i një pin si një hyrje GPIO mundëson automatikisht një tërheqje të brendshme.
- Rezistencat e brendshme tërheqëse parandalojnë notimin e hyrjeve të palidhura. Mos u mbështetni në rezistorët e brendshëm për të drejtuar sinjalet e jashtme të pajisjes. Kur lidhet me një ngarkesë që duhet të tërhiqet lart, duhet të shtohet një rezistencë e jashtme.
- Konfigurimi i një pin si një dalje GPIO çaktivizon automatikisht tërheqjen e brendshme. Daljet me kullim të hapur mund të kërkojnë një tërheqje të jashtme në varësi të aplikacionit.
- ALLPHYAD konfiguron mbështetjen e paracaktuar për aksesin e transmetimit PHY duke përdorur PHY Address 0. Rripi i konfigurimit ALLPHYAD është sampled dhe kyçur në ndezjen/Rivendosjen dhe përcaktohen si 0: Aktivizo PHY Broadcast të aksesuar sipas parazgjedhjes dhe 1: Çaktivizo PHY Broadcast të aksesuar si parazgjedhje.
JTAG Kunjat
- Një kontrollues TAP i përputhshëm me IEEE 1149.1 mbështet skanimin e kufijve dhe mënyra të ndryshme testimi. Pajisja përfshin një J. të integruarTAG porta testuese e skanimit kufitar për testimin në nivel bordi. Ndërfaqja përbëhet nga katër kunja (TDO, TDI, TCK dhe TMS) dhe përfshin një makinë shtetërore, grup regjistrash të dhënash dhe një regjistër instruksionesh. JTAG kunjat janë përshkruar në tabelën 9-2. JTAG ndërfaqja përputhet me standardin IEEE 1149.1 – Porta standarde e hyrjes në test (TAP) dhe arkitekturën e skanimit kufitar 2001.
- Të gjitha të dhënat hyrëse dhe dalëse janë sinkrone me hyrjen e orës testuese TCK. Sinjalet e hyrjes TAP TMS dhe TDI futen në logjikën e provës në skajin në rritje të TCK, ndërsa sinjali i daljes TDO akordohet në skajin në rënie.
- JTAG kunjat janë të shumëfishta me kunjat GPIO.
- JTAG funksionaliteti zgjidhet kur vendoset TESTMODE (pin 38).
- TESTMODE (pin 38) duhet të lidhet me GND kur JTAG jo në përdorim.
JTAG PËRSHKRIMI PIN
| Simbol kunji | Numri i pinit | Emri i pinit |
| TCK | 80 | JTAG Ora e testimit |
| TDI | 77 | JTAG Input Të dhënat |
| TDO | 78 | JTAG Dalja e të dhënave |
| TMS | 79 | JTAG Zgjidhni modalitetin e testimit |
TË NDRYSHME
Rivendos
LAN8814 siguron pinin e hyrjes RESET_N 37. (Shih tabelën 10-1.) Ky pin përdoret si një rivendosje harduerike e pajisjes dhe duhet t'u përmbahet kërkesave të kohës të detajuara në seksionin 6.6.2, "Koha e sekuencës së energjisë" dhe seksionin 6.6.3. 8814, "Rivendosja e kohës së rripit të konfigurimit të pinit" të fletës së të dhënave LANXNUMX. Lëshimi nga "Rivendosja" bazohet në kalimin e pinit të hyrjes RESET_N nga niveli i ulët në atë të lartë.
PËRSHKRIMI I RIVESHTIMIT të PIN-it
| Emri i pinit | Numri i pinit | Përshkrimi |
| NRESET | 37 | Rivendosja e pajisjes. Ky është një hyrje aktive me nivele të ulëta që fik pajisjen dhe i vendos të gjitha bitet e regjistrit në gjendjen e tyre të paracaktuar. |
PLL/Orët
- Pajisja ofron PLL-të e mëposhtme:
- Sistemi PLL: Gjeneron orët e brendshme të sistemit dhe orët e kërkuara për PHY-të e brendshme. Shih seksionin 5.22.1, "Ora e sistemit" në fletën e të dhënave LAN8814 për informacion shtesë.
- 1588 PLL: Gjeneron orën e brendshme 1588. Shihni seksionin 5.22.2, “1588 Clock” në fletën e të dhënave LAN8814 për informacion shtesë.
- QSGMII SerDes MPLL: Gjeneron orët e nevojshme nga SerDes. Shih seksionin 5.22.3, “QSGMII SerDes Clock” në fletën e të dhënave LAN8814 për informacion shtesë.
Zgjedhja e orës së referencës së Sistemit PLL dhe QSGMII SerDes MPLL kontrollohet nëpërmjet kunjave REF_CLK_- SEL[1:0]. Referojuni tabelës 3-6 të fletës së të dhënave për informacion të detajuar të cilësimeve REF_CLK_SEL[1:0].
- Sistemi PLL mund të përdorë një nga sa vijon si orë referencë hyrëse:
- Kristal 25 MHz
- Hyrja e orës referencë me një skaj të sistemit 25 MHz
- Inputet e orës diferenciale të sistemit 125 MHz
- Sistemi PLL gjeneron orët e mëposhtme:
- Ora e sistemit 250 MHz
- Ora e sistemit 25 MHz
- Zgjedhja e orës së referencës kontrollohet nga konfigurimet e pineve të paraqitura në tabelën 10-2.
KONTROLLI I ORËS REFERENCA
| Përshkrimi | Pin | Kontrolli i përzgjedhjes |
| Zgjidh orën e referencës | REF_CLK_SEL_0 pin 33
REF_CLK_SEL_1 pin 35 |
Këto kunja kontrollojnë zgjedhjen e orës referencë të Sistemit PLL dhe SerDes QSGMII. |
| MPLL. REF_CLK_SEL[1:0] | ||
| 00 = Referenca SYSPLL 25 MHz nga XI/XO Referenca QSGMII 25 MHz nga XI/XO
01 = REZERVUAR 10 = Referenca SYSPLL 25 MHz nga CK125_REF_INP/M QSGMII Referenca 125 MHz nga CK125_REF_INP/M 11 = REZERVUAR |
Shënim
- Këto janë kunja të gjalla dhe jo rripa konfigurimi. Ato duhet të jenë të lidhura përgjithmonë lart ose poshtë.
- XI/XO mund të jetë një kristal 25 MHz ose një orë e jashtme 25 MHz.
- CK125_REF_INP/M është një orë e jashtme 125 MHz.
Opsionet e hyrjes së orës së referencës 1588 janë 10 MHz, 25 MHz dhe 125 MHz.
Rezistenca e referencës
Referojuni tabelës 10-3 për detajet e pinit të rezistencës referuese.
PËRSHKRIMI I PINËS SË REZISTORËS REFERENCE
| Emri i pinit | Numri i pinit | Përshkrimi |
| ISET | 2 | Ky kunj duhet të lidhet me tokën përmes një rezistence 6.04 kΩ, 1%. |
| RES_REF | 52 | Ky kunj duhet të lidhet me tokën përmes një rezistence 200Ω, 1% 100 ppm/°C. |
Mënyra e testimit
Referojuni tabelës 10-4 për detajet e pinit të modalitetit të testimit.
PËRSHKRIMI I PINIT TË MËNYRËS SË TESTIMIT
| Emri i pinit | Numri i pinit | Përshkrimi |
| TESTMODE | 38 | Për funksionimin normal, kjo kunj duhet të tërhiqet në tokë. JTAG funksionaliteti zgjidhet kur vendoset TESTMODE (pin 38). |
Kunjat LED
- Pajisja ofron tetë LED të programueshëm, dy për portë (PORT[0:3]LED[1:2]), të cilat janë të konfigurueshme për të mbështetur mënyra të shumta LED. Modaliteti LED konfigurohet nga rripi i konfigurimit LED_MODE si dhe nga rastet specifike të portit të Regjistrit të Kontrollit LED 1 dhe 2. Të tetë LED-et janë konfiguruar me sjellje identike nëpërmjet rripit të konfigurimit LED_MODE. Konfigurimi LED specifik për portin mund të realizohet nëpërmjet Regjistrit të Kontrollit LED 1 dhe 2. Mënyrat e mbështetura LED janë:
- Modaliteti LED individual (Regjistri i kontrollit LED 1, bit[6] = '1', LED_MODE i tërhequr lart)
- Modaliteti LED me tre ngjyra (Regjistri i kontrollit LED 1, bit[6] = '1', LED_MODE i tërhequr poshtë)
- Modaliteti LED i përmirësuar (Regjistri i kontrollit LED 1, bit[6] = '0', LED_MODE i papërdorur)
- Për të përdorur LED, ato duhet të aktivizohen si funksione alternative GPIO dhe GPIO. GPIO-të duhet të konfigurohen si dalje dhe duhet të zgjidhet lloji i duhur i drejtuesit të daljes (open-drain ose push-pull). Nëse zgjidhet lloji i kullimit të hapur, drejtuesi i daljes do të zgjedhë automatikisht midis burimit të hapur dhe kullimit të hapur bazuar në polaritetin LED. Rripat e konfigurimit PORT[3:0]_LED[2:1]_POL vendosin polaritetin e paracaktuar të kunjave LED. Referojuni seksionit 8814 të fletës së të dhënave LAN3.3.5, "Polariteti LED (PORT[3:0]_LED[2:1]_POL)" për informacion shtesë për polaritetin LED. Referojuni seksionit 3.3.4, "Zgjidhja e modalitetit LED (LED_MODE)" të fletës së të dhënave LAN8814 për informacion shtesë LED_MODE.
ZGJIDHJA E MODEVE LED (LED_MODE)
- Rripi i konfigurimit LED_MODE zgjedh midis modaliteteve Individual-LED (i tërhequr lart) ose me tre ngjyra (LED i tërhequr poshtë). Të tetë LED-et janë konfiguruar me sjellje identike. (Shih tabelën 10-5.) Rripi i konfigurimit LED_MODE është sampudhëhequr dhe kyçur në ndezje/Rivendosje dhe është përcaktuar si më poshtë:
- 0: Modaliteti LED me tre ngjyra
- 1: Mënyra individuale-LED
- Funksionimi i LED përshkruhet në seksionin 5.19, "LED" të Fletës së të Dhënave LAN8814.
FUNKSIONALITETI GPIO LED
| GPIO | Gjilpere# | Funksioni Alternativ | Rrip i konfigurimit |
| GPIO11 | 83 | PORT0LED1 | LED_MODE/PORT0_LED1_POL |
| GPIO12 | 84 | PORT0LED2 | PHYAD0/PORT0_LED2_POL |
| GPIO17 | 57 | PORT1LED1 | PORT1_LED1_POL |
Shënim
- Për të mundësuar funksionimin e LED-it ose me tërheqje ose zbritje, Polariteti LED merr vlerën e përmbysur të bitit të regjistrit.
- Rekomandohet përdorimi i rezistencës kufitare të rrymës 330Ω deri në 510Ω dhe VDD25 për fuqinë LED.
| GPIO | Gjilpere# | Funksioni Alternativ | Rrip i konfigurimit |
| GPIO18 | 58 | PORT1LED2 | PORT1_LED2_POL |
| GPIO19 | 60 | PORT2LED1 | PORT2_LED1_POL |
| GPIO20 | 61 | PORT2LED2 | PORT2_LED2_POL |
| GPIO13 | 85 | PORT3LED1 | PHYAD1 / PORT3_LED1_POL |
| GPIO14 | 86 | PORT3LED2 | PHYAD2 / PORT3_LED2_POL |
Shënim
- Për të mundësuar funksionimin e LED-it ose me tërheqje ose zbritje, Polariteti LED merr vlerën e përmbysur të bitit të regjistrit.
- Rekomandohet përdorimi i rezistencës kufitare të rrymës 330Ω deri në 510Ω dhe VDD25 për fuqinë LED.
LIDHJE PIN LED

Kunjat e tjera
- COMA_MODE (pin 36) është projektuar për të mbajtur PHY në një gjendje pezull derisa të përfundojë inicializimi i sistemit. Kur aktivizohet duke vendosur kodin COMA_MODE lart, të gjitha gabimet, alarmet, njoftimet e lidhjes lart/poshtë, etj. shtypen derisa COMA_MODE të zvogëlohet. Kjo është e dobishme në dizajne me shumë PHY pasi lejon që të gjitha gabimet të shtypen derisa të konfigurohet i gjithë bordi. Modaliteti koma funksionon siç tregohet në Tabelën 10-6. Nuk ka kontroll të regjistrimit të kunjit të modalitetit COMA në këtë pajisje.
- Auto MDI/MDIX (Ndërrimi i çifteve). Veçoria Automatik MDI/MDI-X eliminon nevojën për të përcaktuar nëse do të përdorni një kabllo të drejtpërdrejtë ose një kabllo të kryqëzuar midis pajisjes dhe partnerit të saj lidhës. Ky funksion auto-sense zbulon hartën e çiftit MDI/MDI-X nga partneri i lidhjes dhe cakton hartën e çiftit MDI/MDI-X të pajisjes në përputhje me rrethanat. Tabela 10-6 tregon caktimet e konfigurimit të pineve 10/100/1000 të pajisjes për hartëzimin e pineve MDI/MDI-X.
MDI/MDI-X PIN MAPPING
| Pin
(RJ-45 palë) |
MDI | MDI-X | ||||
| 1000 BAZË-T | 100 BAZË-T | 10 BAZË-T | 1000 BAZË-T | 100 BAZË-T | 10 BAZË-T | |
| TXRXP/M_A (1,2) | A+/- | TX+/- | TX+/- | A+/- | RX+/– | RX+/– |
| TXRXP/M_B (3,6) | B+/- | RX+/– | RX+/– | B+/- | TX+/- | TX+/- |
| TXRXP/M_C (4,5) | C+/– | I pa perdorur | I pa perdorur | C+/– | I pa perdorur | I pa perdorur |
| Pin
(RJ-45 palë) |
MDI | MDI-X | ||||
| 1000 BAZË-T | 100 BAZË-T | 10 BAZË-T | 1000 BAZË-T | 100 BAZË-T | 10 BAZË-T | |
| TXRXP/M_D (7,8) | D+/– | I pa perdorur | I pa perdorur | D+/– | I pa perdorur | I pa perdorur |
Kunjat e papërdorura dhe pa lidhje
Kunjat NC (kunjat 91 dhe 92) janë kunja të palidhura. Ata duhet të lihen lundrues.
Rezistenca të përgjithshme të jashtme tërheqëse dhe tërheqëse
- Nëse nuk ka vlerë të specifikuar të rezistencës tërheqëse, rekomandohet një rezistencë 4.7 kΩ.
- Nëse nuk ka vlerë të specifikuar të rezistencës tërheqëse, rekomandohet një rezistencë 1 kΩ ose 4.7 kΩ.
PËRMBLEDHJE E LISTA KONTROLLUESE E HARDWAREVE
LISTA KONTROLLUESE E PROJEKTIMIT TË HARDWAREVE
| Seksioni | Kontrollo | Shpjegimi | √ | Shënime |
| Seksioni 2.0, “Koncila e Përgjithshme siderations” | Seksioni 2.1, "Referencat e nevojshme" | Të gjitha dokumentet e nevojshme janë në dorë. | ||
| Seksioni 2.2, "Kontrolli i kunjave" | Kunjat përputhen me fletën e të dhënave. | |||
| Seksioni 2.3, "Toka" | Verifikoni nëse një referencë e vetme e tokëzimit si tokëzim sistemi përdoret për të gjitha kunjat e tokëzimit. Kontrolloni nëse ka një terren shasi për tokëzimin nga ana e linjës. | |||
| Seksioni 3.0, "Fuqia" | Seksioni 3.1, "Kërkesat aktuale" | Referojuni Tabela 3-1 për të siguruar që kunjat e rrymës janë të sakta. Zgjidhni komponentët e duhur të furnizimit me energji elektrike me të paktën rreth 25% deri në 30% diferencë bazuar në rastin më të keq për dizajnin e energjisë së sistemit. | ||
| Seksioni 3.2, "Aeroplanët e furnizimit me energji elektrike" | Kur krijoni një strukturë PCB, referojuni këtij seksioni për dizajnin e planit të furnizimit me energji elektrike. | |||
| Seksioni 3.3, “Lidhja e qarkut të energjisë dhe filtrimi i avionit analog të energjisë" | Referojuni Figura 3-1 për të kontrolluar lidhjen e qarkut të energjisë, kondensatorët e shkëputjes dhe filtrimin. | |||
| Seksioni 3.4, “Kapaciteti i shkëputjes së madhe- tors” | Kur krijoni një plan urbanistik të PCB-së, referojuni këtij seksioni për kondensatorin e kërkuar të shkëputjes në masë. | |||
| Seksioni 4.0, “Çifti i përdredhur Ndërfaqja mediatike” | Seksioni 4.1, “10/100/1000 Mbps Inter- Lidhja e fytyrës” | Verifikoni të gjitha lidhjet analoge të pinit I/O për dizajnimin e qarkut me katër porte bazuar në kërkesat e dizajnit të produktit për të zgjedhur dizajnin e Figura 4-1. | ||
| Seksioni 4.2, “Lidhja magnetike dhe lidhje RJ45” | Verifikoni lidhjen magnetike dhe kondensatorët e modalitetit të përbashkët bazuar në Figura 4-1. | |||
| Seksioni 4.3, “Konsideroni paraqitjen e PCB-së- veprime” | Referojuni këtij seksioni për referencën e dizajnit të paraqitjes së PCB-së për të kontrolluar nëse kërkesa për paraqitjen e PCB-së së portit të bakrit Gigabit është përmbushur. | |||
| Seksioni 5.0, “QSGMII/Q- Ndërfaqja MAC USGMII" | Seksioni 5.1, “Konpat QSGMII/Q-USGMII dhe lidhje” | Referojuni këtij seksioni për udhëzime për t'u siguruar që kunjat e sakta për ndërfaqen QSGMII MAC janë përdorur në dizajn. | ||
| Seksioni 5.2, "QSGMII MAC" | Referojuni Figura 5-1 për ndërfaqen QSGMII MAC për t'u lidhur me katër MAC të jashtëm QSGMII në dizajn. | |||
| Seksioni 5.3, “QSGMII MAC Design Rregullat” | Referojuni këtij seksioni për udhëzimet e projektimit të PCB-ve të ndërfaqes MAC QSGMII. |
| Seksioni | Kontrollo | Shpjegimi | √ | Shënime |
| Seksioni 6.0, "Orat e pajisjes" | Seksioni 6.1, "Ora e referencës" | Referojuni këtij seksioni kur zgjidhni frekuencën e orës referuese dhe kunjat e sakta të orës së referencës në dizajn. Ndiqni paraqitjen e kërkuar në dizajnimin e PCB-ve. | ||
| Seksioni 6.2, “Ora e sistemit dhe sin- lidhje kronike Ethernet” | Referojuni këtij seksioni për Orën e Sistemit dhe lidhjet e rrjetit sinkron. Verifikoni lidhjet e sakta të pinit dhe ndiqni rekomandimet e paraqitjes së tabelës PCB. | |||
| Seksioni 6.3, “REFCLK me një përfundim të vetëm hyrje” | Referojuni Figura 6-1 për dizajnimin e qarkut të orës së hyrjes së referencës me një skaj të vetëm dhe përdorni ndarësin e saktë të rezistencës në qark bazuar në Tabela 6-1 për vlerat e sakta të rezistencave. | |||
| Seksioni 6.4, “REFCLK diferenciale hyrje” | Referojuni Figura 6-1 për dizajnin e qarkut të orës së hyrjes së referencës diferenciale dhe përdorni bashkimin e saktë të kondensatorit AC në dizajn. | |||
|
|
Referojuni këtij seksioni dhe Figura 7-1 për dizajnin tipik të qarkut të orës së rikuperuar dhe përdorni kunjat e sakta të orës të rikuperuara dhe konfigurimin e saktë. | |||
| Referojuni Figura 7-2 për dizajnin tipik të qarkut të orës Ethernet Sinkron dhe përdorni kunjat e sakta të rikuperuara të orës dhe konfigurimin e duhur. | ||||
| Referojuni Figura 7-3 për konfigurimin tipik të dizajnit të qarkut të orës Sinkrone Ethernet, Daisy Chain, dhe përdorni kunjat e sakta të orës të rikuperuara dhe konfigurimin e saktë. | ||||
| Seksioni 8.0, "Mbështetje 1588" | Seksioni 8.1, “IEEE 1588 Pin Connect- tions” | Referojuni Tabela 8-1 për të zgjedhur çiftin e saktë të kunjave të orës diferenciale 1588 në dizajn. | ||
| Seksioni 8.2, “1588 Serial Timestamp Ndërfaqja” | Referojuni Tabela 8-2 për të përdorur kohën e saktë të serisë 1588amp kunjat e ndërfaqes në dizajn. Referojuni këtij seksioni për kohëzgjatjen serike 1588amp Lidhja e dizajnit të referencës së ndërfaqes. | |||
| Seksioni 9.0, “Dixhital Ndër- fytyra dhe I/O” | Seksioni 9.1, "Ndërfaqja MIIM (MDIO)" | Referojuni këtij seksioni për dizajnin e qarkut të ndërfaqes MIIM. | ||
| Seksioni 9.2, "Konpat e GPIO" | Kontrolloni nëse përdoren kunjat e sakta të adresës PHY bazuar në Tabela 9-1 për të konfiguruar adresën e saktë PHY që kërkon dizajni. | |||
| Seksioni 9.3, “JTAG Kunjat” | Referojuni Tabela 9-2 dhe përshkrimet në këtë seksion për të gjithë JTAG kunjat në dizajnin e qarkut. | |||
| Seksioni | Kontrollo | Shpjegimi | √ | Shënime |
| Seksioni 10.0, “Të ndryshme- nervoz” | Seksioni 10.1, "Rivendosja" | Referojuni Tabela 10-1 për të përdorur pinin e saktë të Rivendosjes dhe kontrolloni nëse qarku i projektuar i Rivendosjes plotëson kërkesat e kohës së rivendosjes. | ||
| Seksioni 10.2, "PLL/Orat" | Referojuni Tabela 10-2 për të zgjedhur konfigurimin e saktë të orës së referencës dhe për të siguruar që kunjat e sakta janë lidhur. | |||
| Seksioni 10.3, "Rezistenca referuese" | Referojuni Tabela 10-3 për të zgjedhur kunjat e sakta të paragjykimit të Rezistencës së Referencës në dizajn. Sigurohuni që të lidhni një rezistencë 6.04 kΩ 1% ndërmjet ISET dhe GND. Përveç kësaj, sigurohuni që të lidhni një rezistencë 200 kΩ 1% ndërmjet RES_REF pin dhe GND. | |||
| Seksioni 10.4, "Modaliteti i testimit" | Kontrolloni nëse është e saktë TESTMODE konfigurimi i pinit përdoret bazuar në Tabela 10-4. | |||
| Seksioni 10.5, "Kinjat LED" | Kontrolloni nëse përdoren kunjat e sakta LED bazuar në Tabela 10-5, rezistorët e kufirit aktual dhe fuqia LED. | |||
| Seksioni 10.7, "Kunjat e tjera" | Për COMA_MODE, kontrolloni këtë seksion për dizajnin e duhur. | |||
| Seksioni 10.8, “Të papërdorura dhe pa kon- kunjat e lidhjes” | Verifikoni nëse të gjitha kunjat e rezervuara dhe kunjat NC nuk janë të lidhura. | |||
| Seksioni 10.9, “Tërheqja e Përgjithshme e Jashtme- Rezistenca lart dhe tërheqëse” | Në përgjithësi, rekomandohet përdorimi i rezistencës tërheqëse 4.7 kΩ dhe rezistencës tërheqëse 1 kΩ. |
HISTORIA E RISHIKIMIT
| Niveli dhe data e rishikimit | Seksioni/Figura/Hyrja | Korrigjimi |
| DS00004514A (04-11-22) | Lëshimi fillestar | |
MIKROÇIP WEB FAQJA
Microchip ofron mbështetje në internet nëpërmjet faqes sonë WWW në www.microchip.com. Kjo web siti përdoret si mjet për të bërë files dhe informacione lehtësisht të disponueshme për klientët. E arritshme duke përdorur shfletuesin tuaj të preferuar të internetit, web faqja përmban informacionin e mëposhtëm:
- Mbështetja e produktit – Fletët e të dhënave dhe gabimet, shënimet e aplikacionit dhe sampprogramet, burimet e dizajnit, udhëzuesit e përdoruesit dhe dokumentet mbështetëse të harduerit, versionet më të fundit të softuerit dhe softueri i arkivuar
- Mbështetja e Përgjithshme Teknike – Pyetjet e bëra më shpesh (FAQ), kërkesat për mbështetje teknike, grupet e diskutimit në internet, listimi i anëtarëve të programit të konsulentëve të mikroçipit
- Biznesi i Microchip - Zgjedhës të produktit dhe udhëzues për porositje, njoftimet më të fundit për shtyp të Microchip, listim seminaresh dhe ngjarjesh, listime të zyrave të shitjes së Microchip, shpërndarësve dhe përfaqësuesve të fabrikës
SHËRBIMI I NJOFTIMIT TË NDRYSHIMIT TË KLIENTIT
Shërbimi i njoftimit të klientit të Microchip ndihmon për t'i mbajtur klientët aktualë në produktet Microchip. Abonentët do të marrin njoftim me email sa herë që ka ndryshime, përditësime, rishikime ose gabime në lidhje me një familje të caktuar produkti ose mjet zhvillimi me interes. Për t'u regjistruar, hyni në mikroçip web faqe në www.microchip.com. Nën "Mbështetje", klikoni në "Njoftimi për ndryshimin e klientit" dhe ndiqni udhëzimet e regjistrimit.
MBËSHTETJA E KLIENTIT
Përdoruesit e produkteve Microchip mund të marrin ndihmë përmes disa kanaleve:
- Distributor ose Përfaqësues
- Zyra Lokale e Shitjeve
- Inxhinier i Aplikimit në terren (FAE)
- Mbështetje Teknike
Konsumatorët duhet të kontaktojnë shpërndarësin e tyre, përfaqësuesin ose Inxhinierin e Aplikimit në terren (FAE) për mbështetje. Zyrat lokale të shitjeve janë gjithashtu në dispozicion për të ndihmuar klientët. Një listë e zyrave të shitjeve dhe vendndodhjeve është përfshirë në pjesën e pasme të këtij dokumenti. Mbështetja teknike është në dispozicion përmes web faqe në: http://microchip.com/support
Vini re detajet e mëposhtme të veçorisë së mbrojtjes së kodit në produktet Microchip:
- Produktet me mikroçip plotësojnë specifikimet e përfshira në fletën e tyre të të dhënave të mikroçipit.
- Microchip beson se familja e tij e produkteve është e sigurt kur përdoret në mënyrën e synuar, brenda specifikimeve të funksionimit dhe në kushte normale.
- Mikroçipi vlerëson dhe mbron në mënyrë agresive të drejtat e tij të pronësisë intelektuale. Përpjekjet për të shkelur veçoritë e mbrojtjes së kodit të produktit Microchip janë rreptësisht të ndaluara dhe mund të shkelin Aktin e të Drejtave të Autorit të Mijëvjeçarit Dixhital.
- As Microchip dhe as ndonjë prodhues tjetër gjysmëpërçues nuk mund të garantojë sigurinë e kodit të tij. Mbrojtja e kodit nuk do të thotë që ne garantojmë se produkti është "i pathyeshëm". Mbrojtja e kodit po zhvillohet vazhdimisht. Microchip është i përkushtuar të përmirësojë vazhdimisht veçoritë e mbrojtjes së kodit të produkteve tona.
Ky publikim dhe informacioni këtu mund të përdoren vetëm me produktet e Microchip, duke përfshirë projektimin, testimin dhe integrimin e produkteve të Microchip me aplikacionin tuaj. Përdorimi i këtij informacioni në çdo mënyrë tjetër shkel këto kushte. Informacioni në lidhje me aplikacionet e pajisjes ofrohet vetëm për lehtësinë tuaj dhe mund të zëvendësohet nga përditësimet. Është përgjegjësia juaj të siguroheni që aplikacioni juaj të plotësojë specifikimet tuaja. Kontaktoni zyrën tuaj lokale të shitjeve të Microchip për mbështetje shtesë ose merrni mbështetje shtesë në https://www.microchip.com/en-us/support/designhelp/client-support-services.
KY INFORMACION SIGUROHET NGA MIKROCHIP "AS IS". MIKROCHIP NUK BËN ASNJË PËRFAQËSIM OSE GARANCI TË ASNJË LLOJI TË SHPREHUR APO TË nënkuptuara, TË SHKRUARA APO GOJAL, STATUTOR APO TË NDRYSHME, LIDHUR ME INFORMACIONIN TË PËRFSHIRË, POR JO TË KUFIZUARA, TË KUFIZUARA SHQIPTUESHMËRIA DHE PËRSHTATSHMËRIA PËR NJË QËLLIM TË VEÇANTË, OSE GARANCI LIDHUR ME GJENDJEN, CILËSINË APO PERFORMANCËN E SAJ. NË ASNJË RAST MIKROCHIP DO TË JETË PËRGJEGJËS PËR ASNJË HUMBJE, DËM, KOST OSE TË VEÇANTA, NDËSHKIMORE, PAJISJESE, PAJISJE TË ÇFARË TË LLOJIT TË LIDHUR ME KUNDËR KUNDËR KUNDËR SHB. MIKROCHIP ESHTE KESHILLUAR E MUNDËSISË OSE DËMIT JANË TË PARASHIKUESHME.
Në masën më të plotë të lejuar me ligj, përgjegjësia totale e Microchip për të gjitha pretendimet në çfarëdo mënyre që lidhet me informacionin ose përdorimin e tij nuk do të tejkalojë shumën e tarifave, nëse ka, që keni paguar direkt në mikrochip për informacionin. Përdorimi i pajisjeve me mikroçip në aplikacionet e mbështetjes së jetës dhe/ose të sigurisë është tërësisht në rrezik të blerësit dhe blerësi pranon të mbrojë, dëmshpërblejë dhe mbajë mikroçipin e padëmshëm nga çdo dhe të gjitha dëmet, pretendimet, paditë ose shpenzimet që rrjedhin nga një përdorim i tillë. Asnjë licencë nuk transmetohet, në mënyrë të nënkuptuar ose ndryshe, sipas asnjë të drejte të pronësisë intelektuale të Microchip, përveç nëse përcaktohet ndryshe.
Markat tregtare
Emri dhe logoja e mikroçipit, logoja e mikroçipit, Adaptec, AnyRate, AVR, logoja AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Link,Checkty, maXTouch, MediaLB, megaAVR, Microsemi, logoja Microsemi, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, Logo, SST, SST, , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron dhe XMEGA janë marka tregtare të regjistruara të Microchip Technology Incorporated në SHBA dhe vende të tjera. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch
Flashtec, Hyper Speed Control, HyperLight Load, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logo ProASIC Plus, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimeProvi, TimePictra, TrueTime, WinPath dhe ZL janë marka tregtare të regjistruara të Teknologjisë së Microchip Incorporated në USA Adjacent Key Suppression, AKS, Analog-për-The-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, CodeGuardrytouticAu, CodeGuard, C. , CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Përputhja mesatare dinamike, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, Programimi serial në qark IdealBridge, ICSP, INICnet, Intelligent-Chitter-Circuit Paralleling, -Afisho, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Logo e certifikuar, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express
NVMe, Gjenerimi i Kodit të Gjithëdijshëm, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect dhe ZENA janë marka tregtare të Microchip Technology Incorporated në SHBA dhe vende të tjera. SQTP është një markë shërbimi e Microchip Technology Incorporated në SHBA Logoja Adaptec, Frequency on Demand, Silicon Storage Technology, Symmcom dhe Trusted Time janë marka tregtare të regjistruara të Microchip Technology Inc. në vende të tjera. GestIC është një markë e regjistruar e Microchip Technology Germany II GmbH & Co. KG, një filial i Microchip Technology Inc., në vende të tjera. Të gjitha markat e tjera tregtare të përmendura këtu janë pronë e kompanive të tyre përkatëse. © 2022, Microchip Technology Incorporated dhe filialet e saj. Të gjitha të drejtat e rezervuara. ISBN: 978-1-6683-0216-3
Për informacion në lidhje me Sistemet e Menaxhimit të Cilësisë të Microchip, ju lutemi vizitoni www.microchip.com/quality.
Shitjet dhe shërbimi në mbarë botën
AMERIKA
Zyra e Korporatës 2355 West Chandler Blvd. Chandler, AZ 85224-6199
- tel: 480-792-7200
- Faksi: 480-792-7277
Mbështetje Teknike:
- http://www.microchip.com/support
- Web Adresa: www.microchip.com
DS00004514A-faqe 30 2022 Microchip Technology Inc. dhe filialet e saj
Dokumentet / Burimet
![]() |
Lista kontrolluese e dizajnit të harduerit MICROCHIP LAN8814 [pdfUdhëzuesi i përdoruesit Lista kontrolluese e dizajnit të harduerit LAN8814, LAN8814, Lista kontrolluese e dizajnit të harduerit, Lista kontrolluese e dizajnit |





